Bonjour,
La carte avec le max V n'est pas un FPGA mais un CPLD, trés peu d'unité logique et d'unité de mémoire
http://www.altera.com/products/devkits/altera/kit-max-v.htmlBeaucoup trop peu pour espérer y faire un calcul sha.
Quand au cyclone 3 EP3C25F324, cela reste possible, pour cela il faudrait compiler le code existant pour le cyclone IV, le code optimisé pour la DE0-nano ou la board bemicro sdk devrait rentrer :
Tu pourra peut etre en tirer 6Mh/s à 25Mh/s ... mais il ne faut pas esperer plus (environ 1 BTC par an en considérant que la difficulté reste la même) .
Le projet github :
https://github.com/progranism/Open-Source-FPGA-Bitcoin-MinerQuartus II (pour la compilation et le transfert du code) :
http://www.altera.com/products/software/quartus-ii/web-edition/qts-we-index.htmlAs tu deja programmer ?
Des competences avec des fpgas ?
Cdt,